译码器138怎么接?
输入端为EDCBA,其中低三位CBA分别连接4片73HC138的输入端,用高二位ED实现片选。
将5线-32线译码器的5根输入线A4A3A2A1A0分成两组,低三位A2A1A0接至每个138的输入端,高两位A4A3用来产生片选信号,A4A3的组合状态共4个,每个状态的输出接至138的对应控制端即可。 片选信号产生方法很多。最简单的就是将A4A3接到2:4译码器(74LS139)输入端,四个输出接到四个138的控制端即可,每个138剩余的两个控制端直接接相应电平。
延伸阅读
74ls138输入与输出对应的编码?
74ls138是3/8线译码器,即对3位二进制输入数码进行译码,得到8个输出状态。
G1,G2A,G2B,为使能端,G1高电平有效,G2A,G2B低电平有效。A,B,C为译码信号输入端,Y0~Y7为译码输出端,低电平有效。
一般是将多出的地址线做为使能端的输入信号,用138的输出端接后级IC片选控制端,译码输出对应的地址范围要结合周围电路来看。
52单片机控制138译码器原理?
138译码器的工作原理
1、输出低电平信号
当一个选通端(E1)为高电平,另二个选通端((/E2))和(/E3))为低电平时,可将地址端(A0、A1、A2)的二进制编码在Y0至Y7对应的输出端以低电平译出。输出为Y0至Y7的非,比如:A2A1A0=110时,则Y6输出端输出低电平信号。
2、级联24线与32线译码器
利用 E1、E2和E3可级联扩展成 24 线译码器,如果外接一个反相器,则可以级联扩展成 32 线译码器。
3、做数据分配器
将选通端中的一个作为数据输入端时,74LS138可以作为数据分配器使用。
4、扩展内存
138译码器用在8086的译码电路中,可以用来扩展内存。
以上就是138译码器的相关原理,希望对大家有所帮助。
sn74hc138引脚图及功能?
74HC138是一款高速CMOS器件,74HC138引脚兼容低功耗肖特基TTL(LSTTL)系列。74HC138译码器可接受3位二进制加权地址输入(A0,A1和A2),并当使能时,提供8个互斥的低有效输出(Y0至Y7)。
74HC138特有3个使能输入端:两个低有效(E1和E2)和一个高有效(E3)。除非E1和E2置低且E3置高,否则74HC138将保持所有输出为高。74HC138逻辑图
74HC138功能
CD74HC138,CD74HC238和CD74HCT138,CD74HCT238是高速硅栅CMOS解码器,适合内存地址解码或数据路由应用。74HC138作用原理于高性能的存贮译码或要求传输延迟时间短的数据传输系统,在高性能存贮器系统中,用这种译码器可以提高译码系统的效率。将快速赋能电路用于高速存贮器时,译码器的延迟时间和存贮器的赋能时间通常小于存贮器的典型存取时间,这就是说由肖特基钳位的系统译码器所引起的有效系统延迟可以忽略不计。HC138按照三位二进制输入码和赋能输入条件,从8个输出端中译出一个低电平输出。两个低电平有效的赋能输入端和一个高电平有效的赋能输入端减少了扩展所需要的外接门或倒相器,扩展成24线译码器不需外接门;扩展成32线译码器,只需要接一个外接倒相器。在解调器应用中,赋能输入端可用作数据输入端。
74HC138引脚图及引脚功能
138译码器通过什么方法译码?
1、当一个选通端(E1)为高电平,另两个选通端为低电平时,可将地址端(A0、A1、A2)的二进制编码在Y0至Y7对应的输出端以低电平译出。(即输出为Y0至Y7的非)比如:A2A1A0=110时,则Y6输出端输出低电平信号。
2、利用 E1、E2和E3可级联扩展成 24 线译码器;若外接一个反相器还可级联扩展成 32 线译码器。
3、若将选通端中的一个作为数据输入端时,74LS138还可作数据分配器。
138译码器为什么叫唯一译码器?
138译码器是一种设计用于高性能存储体系译码的译码器,有着极短的传输时延。
LS138是一种唯一地址译码器,它有着三个二进制输入和对应的八个控制信号输出;两个低电平有效使能端和一个高电平有效使能端,这样可以减少在级联芯片时所加门电路。
138译码器功能?
138译码器是一类多输入多输出组合逻辑电路器件。
138译码器可以分为:变量译码和显示译码两类。
变量译码器一般是一种较少输入变为较多输出的器件,常见的有n线-2^n线译码和8421BCD码译码两类;
显示译码器用来将二进制数转换成对应的七段码,一般其可分为驱动LED和驱动LCD两类。